溫馨提示×

溫馨提示×

您好,登錄后才能下訂單哦!

密碼登錄×
登錄注冊×
其他方式登錄
點擊 登錄注冊 即表示同意《億速云用戶服務條款》

STM32網(wǎng)絡電路設計是怎么樣的

發(fā)布時間:2021-12-27 11:30:41 來源:億速云 閱讀:177 作者:小新 欄目:互聯(lián)網(wǎng)科技

這篇文章主要介紹了STM32網(wǎng)絡電路設計是怎么樣的,具有一定借鑒價值,感興趣的朋友可以參考下,希望大家閱讀完這篇文章之后大有收獲,下面讓小編帶著大家一起了解一下。

STM32網(wǎng)絡電路設計是怎么樣的

區(qū)域1:我們稱為SMI接口,用于配置外部PHY芯片。

區(qū)域2:是數(shù)據(jù)交換接口,也就是上面我們說的MII接口和RMII接口。

利用這些接口可以有多種不同的網(wǎng)絡電路設計方案,這里我來總結下。

01、MII接口方案

MII接口在文章《STM32網(wǎng)絡之MII和RMII》已經(jīng)詳細介紹過了,從中得知,需要一個25MHz的時鐘。

對于MII接口,最常用的方案是,STM32外接25MHz的晶振。

  1. 內(nèi)部的PLL配置HCLK,提供給內(nèi)核和外設等。

  2. 外部PHY連接提供了25MHz的MCO腳。

此方案適合STM32F107/2x7/4x7。

STM32網(wǎng)絡電路設計是怎么樣的

02、RMII接口方案

RMII接口在文章《STM32網(wǎng)絡之MII和RMII》已經(jīng)詳細介紹過了,從中得知,需要一個50MHz的時鐘。

2.1、外部晶振(2個晶振)

這個方案需要外接連里兩個晶振。

  1. 外接25MHz晶振,內(nèi)部的PLL配置HCLK,提供給內(nèi)核和外設等。

  2. 外接50MHz晶振,輸出50MHz時鐘,提供給MAC控制器和外部PHY。

此方案適合STM32F107/2x7/4x7。

STM32網(wǎng)絡電路設計是怎么樣的

2.2、外部晶振(1個晶振)

這種方案外部只需要接1個50M晶振。一個晶振同時給STM32和外部PHY提供時鐘,這樣可以省成本。

重點:STM32F2X7不能使用這種方案,只適用于STM32F107/4x7。

STM32網(wǎng)絡電路設計是怎么樣的

大家注意上圖的區(qū)別

STM32網(wǎng)絡電路設計是怎么樣的

這是因為,將HSE的OSC部分濾除掉,通過HSE的bypass,已經(jīng)將50MHz的時鐘通過OSCIN輸入到PLL,再通過PLL產(chǎn)生提供內(nèi)核和外設的時鐘。

2.3、需要強力PHY

這個方案也使用一個25MHz的晶振,但是需要一個功能強大的PHY芯片,這顆PHY可以將輸入的25MHz的時鐘內(nèi)部倍頻到50MHz時鐘,然后輸出給STM32的MAC控制模塊。

  1. 外接25MHz晶振,內(nèi)部的PLL配置HCLK,提供給內(nèi)核和外設等。

  2. STM32通過MCO引腳提供25MHz時鐘給外部PHY。

  3. 外部PHY內(nèi)部生成50MHz的時鐘提供給STM32的MAC控制模塊。

此方案適合STM32F107/2x7/4x7。

個人不建議這種方案,不利于后期更換物料。

STM32網(wǎng)絡電路設計是怎么樣的

感謝你能夠認真閱讀完這篇文章,希望小編分享的“STM32網(wǎng)絡電路設計是怎么樣的”這篇文章對大家有幫助,同時也希望大家多多支持億速云,關注億速云行業(yè)資訊頻道,更多相關知識等著你來學習!

向AI問一下細節(jié)

免責聲明:本站發(fā)布的內(nèi)容(圖片、視頻和文字)以原創(chuàng)、轉(zhuǎn)載和分享為主,文章觀點不代表本網(wǎng)站立場,如果涉及侵權請聯(lián)系站長郵箱:is@yisu.com進行舉報,并提供相關證據(jù),一經(jīng)查實,將立刻刪除涉嫌侵權內(nèi)容。

AI